集成电路EDA设计精英挑战赛 集成电路EDA设计精英挑战赛 登录 注册

中文

中文

英文

  • 首页
  • >
  • 大赛Chair

邸志雄

职务:西南交通大学 副教授
责任赛题:
面向SystemVerilog Constraints的通用约束求解器;

邸志雄,博士,副教授,西南交通大学信息学院电子系副系主任,研究方向为数字芯片物理实现EDA算法,高性能图像编解码芯片设计。主持国家自然科学基金、四川省科技厅重点项目。在IEEE TCAD、IEEE TCAS-Ⅱ、IEEE TIE、IEEE TCSVT、DAC、电子学报等发表论文多篇。四川省一流线上课程负责人,主讲MOOC课程“硬件加速设计方法”,入选2021年教育部产学合作协同育人优秀案例,2022年教育部—华为“智能基座”优秀教师奖励计划等;指导学生科创竞赛获国家级奖励40余项。